KOMDIV-32 (KOMDIV-32)
Перейти к навигации
Перейти к поиску
КОМДИВ-32 | |
---|---|
Центральный процессор | |
Производство | 1999 |
Разработчик | НИИСИ РАН |
Производитель | |
Частота ЦП | 33—100 MHz |
Наборы инструкций | MIPS |
Число ядер | 1 |
Разъём | |
Ядра | |
КОМДИВ-32 (конвейерный однокристальный микропроцессор для интенсивных вычислений) — семейство 32-битных микропроцессоров, разработанных в Научно-исследовательском институте системных исследований Российской академии наук (НИИСИ РАН) в 2000-х годах.
Микросхемы изготавливаются в России, при участии РНЦ Курчатовский институт.[1]
Производимые версии:
- 1В812[2]
- 3 слоя металла, технология производства 0,5 мкм, 1,5 миллиона транзисторов, тактовая частота 33 MHz, 8 KB L1 кэш инструкций, 8 KB L1 кэш данных, совместим с IDT 79R3081E. Производительность составляет 24,5 VAX MIPS (тест Dhrystone2.1) и 8,7 MFLOPS (тест flops2.0).[3]
- 1890ВМ1Т (2003)[4][5]
- технология производства 0,5 мкм, 3 слоя металлизации, тактовая частота 33-50 МГц[4]
- 1890ВМ2Т (аналог MIPS R3000[6], 5-стадийный конвейер, 8 КБ L1D, 8 КБ L1I[7], производительность оценивается в 50 MFLOPS[8])
- 5890ВЕ1Т («Комдив-32С»[10])
- SoC, радиационно стойкий, радиационная стойкость не меньше, чем к 200 кРад, технология производства 0,5 мкм кремний на изоляторе (КНИ), тактовая частота 33 МГц [2][11]
- 1900ВМ2Т также известный как Резерв-32[12]
- радиационно стойкий, радиационная стойкость не меньше, чем к 200 кРад, тройное модульное резервирование на уровне блоков с самовосстановлением, тех. производства 0,35 мкм кремний на изоляторе (КНИ), диапазон рабочей температуры от −60 до 125 °C, тактовая частота 66 МГц.[11][13]
- 1907ВМ1Т
- SoC, SpaceWire, радиационно стойкий, радиационная стойкость не меньше, чем к 200 кРад, технология производства 0,25 мкм кремний на изоляторе (КНИ), тактовая частота 100 MHz.[11]
Применение
[править | править код]Процессоры архитектуры KOMDIV-32 широко применяются в БЦВМ, выпускаемых для нужд Министерства Обороны РФ, для военно-космических исследований[14].
См. также
[править | править код]Примечания
[править | править код]- ↑ 1 2 Отчет о деятельности РАН в 2005 году. Том II Архивная копия от 2 октября 2013 на Wayback Machine // РАН, 2005, стр 34
- ↑ ОДНОКРИСТАЛЬНЫЙ МИКРОПРОЦЕССОР С АРХИТЕКТУРОЙ MIPS 1B812 -- Карточка ресурса . edu.ru. Дата обращения: 6 ноября 2014. Архивировано из оригинала 6 ноября 2014 года.
- ↑ ОДНОКРИСТАЛЬНЫЙ МИКРОПРОЦЕССОР С АРХИТЕКТУРОЙ MIPS 1B812 ТЕХНИЧЕСКОЕ ОПИСАНИЕ // НИИСИ РАН
- ↑ 1 2 0,35-мкм КМОП-процесс в России и в 2004 году. Рассказывают академики РАН Е. П. Велихов, К. А. Валиев и В. Б. Бетелин Архивная копия от 6 ноября 2014 на Wayback Machine // Электроника НТБ
- ↑ КосмичесКое приборостроение: главное – правильная Концепция . electronics.ru. — Рассказывают А.С.Басаев и В.Ю.Гришин. Дата обращения: 6 ноября 2014. Архивировано 6 ноября 2014 года.
- ↑ 1890-я серия Архивная копия от 31 августа 2012 на Wayback Machine // «Музей электронных раритетов»
- ↑ 1 2 И. И. Шагурин, «АРХИТЕКТУРА, ПРОГРАММИРОВАНИЕ И ПРИМЕНЕНИЕ 32-РАЗРЯДНЫХ RISC-МИКРОПРОЦЕССОРОВ с архитектурой MIPS» Архивная копия от 1 октября 2013 на Wayback Machine, Учебное пособие МИФИ
- ↑ АВТОРЕФЕРАТ: Разработка и анализ программно-алгоритмических средств высокоскоростной обработки графической информации и управления в бортовых приборах визуализации изображений Архивировано 6 ноября 2014 года., Москва — 2009, стр 11
- ↑ First russian MIPS-compatible microprocessor Архивировано 26 декабря 2007 года., December 22nd, 2007
- ↑ [1] Архивная копия от 2 октября 2013 на Wayback Machine «СБИС 5890ВЕ1Т („Комдив-32С“)»
- ↑ 1 2 3 Изделия научно-исследовательского Института Системных Исследований РАН для аэрокосмических приложений Архивная копия от 28 сентября 2013 на Wayback Machine // Труды научно-технического семинара «Научные эксперименты на малых космических аппаратах: аппаратура, сбор данных и управление, электронная компонентная база», ИКИ РАН, 23-25 мая 2012 г, ISSN 2075-6836, стр 139—148
- ↑ Автореферат ПРОЕКТИРОВАНИЕ ЭЛЕМЕНТОВ КМОП МИКРОСХЕМ, ВЫПОЛНЕННЫХ ПО ТЕХНОЛОГИИ «КРЕМНИЙ НА ИЗОЛЯТОРЕ» С ПРОЕКТНЫМИ НОРМАМИ 0,5-0,35 МКМ, С ПОВЫШЕННОЙ СТОЙКОСТЬЮ К ВОЗДЕЙСТВИЮ ТЯЖЕЛЫХ ЗАРЯЖЕННЫХ ЧАСТИЦ (недоступная ссылка), 2012: «„РЕЗЕРВ-32“ .. по 0,35 мкм КНИ КМОП технологии.»
- ↑ Осипенко Павел Николаевич, Аспекты радиационной стойкости интегральных микросхем, Осипенко Павел Николаевич: «1900ВМ2Т: 32-разрядный микропроцессор с резервированием на уровне блоков с самовосстановлением после сбоя. АРХИТЕКТУРА МП — КОМДИВ, РАБОЧАЯ ЧАСТОТА 66 МГц, ТЕХНОЛОГИЯ — КНИ 0,35 мкм, НАПРЯЖЕНИЕ ПИТАНИЯ — 3,3 В, ТЕМПЕРАТУРНЫЙ ДИАПАЗОН — от −60 до +125, РАДИАЦИОННАЯ СТОЙКОСТЬ 5Ус (7И7 — 4*4Ус)»
- ↑ Микроархитектура AMD Bobcat и её реализация в платформе Brazos, часть 2 . ixbt.com. Дата обращения: 6 ноября 2014. Архивировано 6 ноября 2014 года.