ARM11 (ARM11)

Перейти к навигации Перейти к поиску
ARM11
Центральный процессор
Разработчик ARM Holdings
Производитель
Частота ЦП 0.1—1.2 ГГц
Технология производства 90—32 нм
Наборы инструкций ARMv6
Число ядер 1-4
L1-кэш 4-64 Кбайт I, 4-64 Кбайт D
L2-кэш 0Кбайт–1Мбайт (конфигурируется совместно с контроллером L2-кэша)
Разъём
Ядра

ARM11 — семейство процессоров 32-битной RISC-архитектуры ARM, представленное 29 апреля 2002 года и использующее набор команд ARMv6[1].

Основные особенности

[править | править код]

Технологическая норма проектирования серийных моделей — 45 и 65 нм. Скорость вычислений одного ядра на частоте 1 ГГц составляет до 1238 Dhrystone MIPS[2]. Характеризуется низким энергопотреблением (0,6 мВт/МГц при напряжении питания 1,2 В) [2].

Процессор имеет 8-стадийный (9-стадийный для ARM1156T2(F)-S) однопутный целочисленный вычислительный конвейер с 64-битным трактом, ограниченным внеочередным исполнением команд (в основном загрузки из памяти), предсказанием ветвлений. Кэш L1 имеет латентность в 2 такта, размер строки в 32 байта, четырёхпутную ассоциативность и ширину шины в 64 бита.

Модификации

[править | править код]

В семействе ARM11 выпускаются модификации процессоров:

  • ARM1176JZ-S и ARM1176JZF-S, особенностью которых является наличие технологий: набор инструкций Java для ARM (Jazelle); аппаратный брандмауэр TrustZone, позволяющий блокировать нежелательные процессы; защита авторских прав; обновление прошивки посредством беспроводных каналов связи.
  • ARM1176JZF: цифровой сигнальный процессор; модуль управления энергосбережением Intelligent Energy Manager, позволяющий экономить до 60 % электроэнергии.
  • ARM1156T2-S: набор инструкций Thumb; шина высокой пропускной способности AMBA 3 AXI.
  • ARM1156T2F-S: модуль вычислений с плавающей точкой.
  • ARM1136J-S: набор инструкций ARMv6; набор инструкций Jazelle; набор инструкций Thumb; возможно наличие цифрового сигнального процессора (декодера MPEG4); шина данных AMBA 2 AHB.
  • ARM11MPCore — многопроцессорная архитектура (до 4-х ARM11).

Примечания

[править | править код]
  1. Версия ISA ARMv6 была представлена в октябре 2001 года
  2. 1 2 [1] Архивная копия от 1 октября 2010 на Wayback Machine, ARM11 Processor Family